Le gouvernement dispose d’un budget de 100 crores de roupies pour les activités liées à la conception de puces cet exercice : Vaishnaw


Le gouvernement dispose d'un budget de 100 crores de roupies pour les activités liées à la conception de puces ce Vaishnaw fiscale

Les gouvernement a déclaré vendredi qu’il était conscient de l’importance de semi-conducteur conception et dispose d’une allocation budgétaire de Rs 100 crore pour conception de puce programmes connexes de l’exercice en cours. Electronique et Ministre de l’informatique Ashwini Vaishnaw a informé le Rajya Sabha dans une réponse écrite que la conception de semi-conducteurs est un domaine à forte intensité de connaissances et nécessite une main-d’œuvre et des outils exceptionnellement qualifiés.

Il a déclaré que l’Inde dispose d’un énorme bassin de talents pour la conception de semi-conducteurs et qu’un nombre élevé de brevets de conception et de droits de propriété intellectuelle (DPI) sont produits dans le pays par des ingénieurs de conception.

« L’allocation budgétaire totale pour ébrécher les activités / programmes liés à la conception au cours de l’exercice en cours sont de 100 crores de roupies », a déclaré Vaishnaw.

Il a déclaré que le gouvernement se concentre sur l’élargissement et l’approfondissement du secteur de la conception et de la fabrication de systèmes électroniques (ESDM) avec la conception de semi-conducteurs comme l’un des domaines d’intervention.

Actuellement, des installations de fabrication de plaquettes semi-conductrices pour les besoins stratégiques sont disponibles au SemiConductor Laboratory (SCL), Mohali; Gallium Arsenide Enabling Technology Center (GAETEC), Hyderabad et Society for Integrated Circuit Technology and Applied Research (SITAR), Bengaluru, a déclaré le ministre.

Pour pousser le développement des semi-conducteurs, le gouvernement a approuvé « Establishment of Gallium Nitride (GaN) Ecosystem Enabling Center and Incubator for High Power and High Frequency Electronics ».

Le projet est mis en œuvre par la Société pour l’innovation et le développement (SID) sous les auspices de l’Indian Institute of Science (IISc) au Center for Nano Science and Engineering (CeNSE), Bengaluru au coût total du projet de Rs 298,66 crore.

« Une application pour la mise en place de l’assemblage, des tests, du marquage et de l’emballage (ATMP) de la mémoire flash NAND a été approuvée dans le cadre du programme d’incitation à la production (PLI) pour la fabrication de produits électroniques à grande échelle », a déclaré Vaishnaw.

Il a déclaré qu’une demande de dispositifs semi-conducteurs discrets, y compris les transistors, les diodes, les thyristors, etc. et le système en boîtier (SIP) a été approuvée dans le cadre du schéma PLI pour la fabrication de composants électroniques à grande échelle.

FacebookTwitterLinkedin


.

Laisser un commentaire

Votre adresse e-mail ne sera pas publiée. Les champs obligatoires sont indiqués avec *

*